Справка
x
Поиск
Закладки
Озвучить книгу
Изменить режим чтения
Изменить размер шрифта
Оглавление
Для озвучивания и цитирования книги перейдите в режим постраничного просмотра.
Моделирование 3D наносхемотехники
Глава 20. Схемотехника матриц. Матричное проектирование
Предыдущая страница
Следующая страница
Table of contents
Предисловие автора
Введение
Глава 1. Основные этапы развития элементной базы ЭВМ
+
Глава 2. Обзор и анализ состояния элементной базы для наноиндустрии. Перспективы развития
+
Глава 3. Переходная 3D наносхемотехника - новая компонентная концепция и новое качество в создании трехмерных интегральных схем
+
Глава 4. Теоретические основы переходной схемотехники
+
Глава 5. Элементы переходной схемотехники
+
Глава 6. Система простейших логических элементов
+
Глава 7. Переходная схемотехника. Синтез математических моделей
+
Глава 8. Реализация функции И-НЕ в транзисторной и переходной схемотехниках
+
Глава 9. Реализация функции ИЛИ-НЕ в транзисторной и переходной схемотехниках
+
Глава 10. Транзисторная и переходная МОП-схемотехники
+
Глава 11. Транзисторная и переходная КМОП-схемотехники
+
Глава 12. Транзисторная и переходная БиМОП-схемотехники
+
Глава 13. Методика проектирования СБИС в переходной схемотехнике
+
Глава 14. Триггерные схемы
+
Глава 15. Последовательностные цифровые функциональные устройства ЭВМ
+
Глава 16. Регистры
+
Глава 17. Счетчики
+
Глава 18. Генераторы чисел
+
Глава 19. Комбинационные схемы устройств
+
Глава 20. Схемотехника матриц. Матричное проектирование
-
20.1. Классификация полупроводниковых запоминающих устройств
20.2. Запоминающие устройства с произвольной выборкой
20.2.1. Биполярный запоминающий элемент ЗУПВ
20.2.2. МОП-запоминающий элемент ЗУПВ
20.3. ПЗУ
20.3.1. Строковое ПЗУ
20.3.2. ПЗУ с выборкой одного разряда
20.3.3. Программируемые биполярные ПЗУ
20.3.4. Масочно-программируемые ПЗУ
20.3.5. Стираемые ПЗУ
20.4. Применение ПЗУ. Примеры
20.4.1. Сумматор на ПЗУ
20.4.2. Счетчик на ПЗУ
20.4.3. Генератор чисел на ПЗУ
20.4.4. Хранение в ПЗУ графических образов и текстовых символов
20.4.5. Хранение в ПЗУ оцифрованного сигнала
20.5. Программируемые логическиематрицы
20.5.1. Основной вентиль биполярной ПЛМ
20.5.2. Построение ПЛМ
20.5.3. Использование ПЛМ без триггеров в сложных устройствах
20.5.4. Реализация на одной ПЛМ нескольких устройств
20.5.5. ПЛМ с триггерами
Глава 21. Автоматизация этапов проектирования СБИС в переходной схемотехнике
+
Глава 22. Система математических моделей и наноструктур логических элементов и элементов памяти переходной схемотехники различной размерности для полупроводниковой наноэлектроники
Глава 23. Сравнительный анализ транзисторной и переходной полупроводниковых схемотехник
+
Глава 24. Наноструктуры и их модели. Четыре типа переходной схемотехники
+
Заключение
Литература
Данный блок поддерживает скрол*